Lattice USB-Download-Linie FPGA CPLD ISP Simulation herunterladen HWUSBN2A

21,01 €
zzgl. MwSt.

Lattice USB-Download-Linie FPGA CPLD ISP Simulation herunterladen HW-USBN-2A

Chipsetpro.com

Chipsetpro.com

Menge
Lieferung dauert 14-28 Tage

Lattice USB-Download-Linie FPGA CPLD ISP Simulation herunterladen HW-USBN-2A

Anmeldung zum Download: Software herunterladen

Eigenschaften:

ANHANG. Verwendung von Lattice Original-Design, um die Verwendung von stabil und zuverlässig zu gewährleisten;

2. Unterstützung der breiten Zielspannung 1.2V- 5V;

3. USB-Stromversorgung, keine externe Stromversorgung allein;

L 347 vom 20.12.2013, S. 1). Unterstützt alle LATTICE-Entwicklungsumgebungen (LSC ISPVM, LATTICE DEMIOND, LATTICE ISPEVER und LATTICE PROGRAMMER);

Unterstützt eine ganze Reihe von Lattice FPGAs wie SC (M) / XP / XP2 / ECP2 (M) / ECP3 / ECP5 (G) / MachXO / MachXO2 / MachXO3 / ICE40 Serie;

6. Unterstützung Lattice volle Palette von CPLDs, wie 1000/2000/4000 / ispMACH Serie;

7. Support JTAG, interner FLASH, SPI FLASH Programmiermodus;

8. Keine Notwendigkeit, einen separaten Treiber zu installieren, direkte Unterstützung für Diamond / ispLever6.x / 7.x / classic / ispVM verschiedene Versionen von Treibern;

ANHANG. Hat eine aktuelle Eingabe, ESD-Schutzmaßnahmen, um sicherzustellen, dass die Download-Line abgeschlossen ist;

10. Verwendung von Lattice offizielle 2 * 5Pin Ton 2.54mm JTAG Schnittstelle;

11. Support Betriebssystem Win2000 / XP, Windows7 / 8/10, Linux und so weiter

Wire Pin Beschreibung:

1.SCLK / TCK: Verbindung mit dem SCLK / TCK Pin des Chips;

2.GND: Downloader und das Zielbrett der Öffentlichkeit, seine interne 2,4-polige Verbindung, im Gebrauch, müssen eine 2,4 Fuß mit dem Zielbrett verbunden sein;

3.MODE / TMS: mit der MODE / TMS Pin-Verbindung des Chips;

4.GND: Downloader und das Zielbrett der Öffentlichkeit, die interne 2,4-polige Verbindung, in der Notwendigkeit, diese beiden in einem 2,4 Fuß mit dem Zielbrett verbunden zu verwenden;

5. SDI / TDI: SDI / TDI Stiftverbindung mit dem Chip;

6.VCC: Verwendet, um zu erkennen, ob das mit dem Downloader verbundene Zielbrett angeschaltet ist oder nicht verwendet wird, um das Zielbrett zu betreiben. Der offizielle Downloader hat nicht die Möglichkeit, Strom an das Zielbrett zu liefern. Das braucht Aufmerksamkeit;

7.SDO / TDO: SDO / TDO Pin-Verbindung mit dem Chip;

8.INTI: müssen INTI-Pins beim Herunterladen und Debuggen einiger Chips verbinden, nicht jeder Chip muss angeschlossen werden;

9.TRST: In einigen Chip-Download-Debugging muss TRST-Pin verbinden, nicht jeder Chip muss sich verbinden;

10.ispEN / Enable / PROG: Es ist notwendig, die ispEN / Enable / PROG-Pins beim Herunterladen und Debuggen einiger Chips zu verbinden, und nicht jeder Chip muss angeschlossen werden.

Versandliste:

1.Lattice USB-Download-Kabel (1)

2.USB 2.0 Datenkabel (1)

3.10P 2.54MM Abstand des Kabels (1)

4.10P hochwertiges Gitter spezielle Fly Line (1)

5.2.54mm Steigung 2X5 Drehung 8P Standarddefinitionslinie (1)

CH001589

No customer reviews for the moment.

Write your review

Lattice USB-Download-Linie FPGA CPLD ISP Simulation herunterladen HWUSBN2A

Lattice USB-Download-Linie FPGA CPLD ISP Simulation herunterladen HW-USBN-2A

Write your review

16 other products in the same category